a天堂国产 I 久久图片 I 91精品高清 I 亚洲人人玩人人添人人 I 婷婷伊人五月色噜噜精品一区 I 亚洲第一页夜 I 91日韩精品视频 I 无码人妻在线一区二区三区免费 I www.五月婷婷.com I 国产精品久久久久亚洲影视 I 91久久精品一二三 I 国产ts一区 I 91精品乱码久久蜜桃 I 成人免费观看高清 I 久久久久久国产精品免费无码 I 久久免费少妇高潮99精品 I 国产探花在线免费观看 I 亚洲精品少妇 I 亚洲综合成人亚洲 I 欧美区一区二区 I 手机福利视频 I 亚洲欧美综合另类自拍 I 久久精品视频免费播放 I 亚洲精品久久 I av免费在线免费观看 I 亚洲热综合 I 中文字幕无码专区人妻制服 I 午夜免费一区二区 I 在线亚洲精品国产一区麻豆 I 久久精品免费在线观看 I 全国最大成人网 I 亚洲欧美经典视频 I 手机av在线看 I 偷拍视频一区二区三区 I 吃奶摸下激烈视频学生软件

嵌入式培訓

嵌入式Linux就業(yè)班馬上開課了 詳情點擊這兒

 

上海報名熱線:021-51875830
北京報名熱線:010-51292078
深圳報名熱線:4008699035
南京報名熱線:4008699035
武漢報名熱線:027-50767718
成都報名熱線:4008699035
廣州報名熱線:4008699035
西安報名熱線:4008699035

曙海研發(fā)與生產請參見網址:
www.shanghai66.cn
全英文授課課程(Training in English)

  首 頁  手機閱讀模式   課程介紹 培訓報名  企業(yè)培訓 付款方式  研發(fā)&生產  產品展示  關于我們  聯系我們  承接項目開發(fā)板商城  講師介紹
嵌入式協(xié)處理器--FPGA
FPGA項目實戰(zhàn)系列課程----
嵌入式OS--4G手機操作系統(tǒng)
嵌入式協(xié)處理器--DSP
手機/網絡/動漫游戲開發(fā)
嵌入式OS-Linux
嵌入式CPU--ARM
嵌入式OS--WinCE
單片機培訓
嵌入式硬件設計
Altium Designer Layout高速硬件設計
嵌入式OS--VxWorks
PowerPC嵌入式系統(tǒng)/編譯器優(yōu)化
PLC編程/變頻器/數控/人機界面 
開發(fā)語言/數據庫/軟硬件測試
3G手機軟件測試、硬件測試
芯片設計/大規(guī)模集成電路VLSI
云計算、物聯網
開源操作系統(tǒng)Tiny OS開發(fā)
小型機系統(tǒng)管理
其他類
WEB在線客服
南京WEB在線客服
武漢WEB在線客服
西安WEB在線客服
廣州WEB在線客服
QQ號  
shuhaipeixun
QQ號  
1299983702
  雙休日、節(jié)假日及晚上可致電值班電話:021-51875830 值班手機:15921673576/13918613812

值班QQ:shuhaipeixun

值班網頁在線客服,點擊交談:
 
網頁在線客服

 
曙海產品研發(fā)和生產
合作伙伴與授權機構
現代化的多媒體教室
郵件列表
 
曙海動態(tài)
曙海成功實施奇瑞汽車單片機開發(fā)企業(yè)培訓[2011-4-8]
第89期FPGA應用設計高級培訓班圓滿結業(yè)
[2011-4-3]
第31期iPhone培訓班圓滿結業(yè)
[2011-3-28]
第67期DSP6000系統(tǒng)開發(fā)培訓班圓滿結業(yè)
[2011-3-25]
 
      數字IC前端設計高級培訓班
   入學要求

        學員學習本課程應具備下列基礎知識:
        ◆ 電路系統(tǒng)的基本概念。

   班級規(guī)模及環(huán)境--熱線:4008699035 手機:15921673576/13918613812( 微信同號)
       為了保證培訓效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數限3到5人,多余人員安排到下一期進行。
   上課時間和地點
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
近開課時間(周末班/連續(xù)班/晚班)
數字IC前端設計高級培訓班:2025年12月15日..以質量求發(fā)展....合作共贏....實用實戰(zhàn)....實戰(zhàn)培訓....用心服務..........--即將開課--............................
   實驗設備
     ☆資深工程師授課

        ◆外地學員:代理安排食宿(需提前預定)
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        

        專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   曙 海 新 優(yōu) 惠
       ◆在讀學生憑學生證,可優(yōu)惠500元。
   .質.量.保.障.

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后免費提供半年的技術支持,充分保證培訓后出效果;
        3、培訓合格學員可享受免費推薦就業(yè)機會。 。專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力得到大家的認同,受到用人單位的廣泛贊譽。

        數字IC前端設計高級培訓班
課程說明
本課程講授基于Synopsys EDA tools構成的ASIC/SOC數字電路前端開發(fā)流程,授課內容包括電路開發(fā)前期的系統(tǒng)定義、功能劃分、RTL代碼編寫技巧、驗證平臺TestBench編寫技巧、電路仿真技巧、ASIC綜合技術、ASIC靜態(tài)時序分析技術、DFT設計等。學員通過運用數字邏輯、硬件描述語言完成一個中等規(guī)模的專題項目設計,在課程過程中掌握數字集成電路的coding、仿真、綜合、靜態(tài)時序分析、可測性設計、一致性驗證等一系列數字電路前端流程中的設計技巧,終使學員達到能獨立完成中等規(guī)模電路模塊的前端設計水平。
?
一、部分預備知識回顧
重點回憶預備課程內容,講解設計流程,Verilog基礎知識以及仿真基本知識,UNIX基礎知識,設計database的管理。
二、ASIC綜合技術
??? 重點講解數字電路設計的綜合技術的基本概念,綜合流程和工程經驗,使學員掌握基于synopsys DC的綜合技巧。
內容包括:?
綜合機理的分析;組合電路和時序電路實現規(guī)則和實例分析;基于tcl綜合的流程,優(yōu)化處理和調試技術;綜合處理與后端流程的聯系;可綜合代碼技術;需深入研究的內容;LPC 接口模塊綜合實驗
三、ASIC DFT技術
??? 介紹可測試設計技術,使學員掌握基于Synopsys DFT 的可測性電路設計方法
內容包括:
背景分析;組合電路和時序電路的測試;可測試設計;需深入研究的內容;DFT compile 使用(基于TCL的可測試性設計流程);LPC接口模塊DFT實驗
四、ASIC 靜態(tài)時序分析技術
??? 介紹靜態(tài)時序分析技術;使學員掌握基于Synopsysy PrimeTime的靜態(tài)時序分析技術。
內容包括:
背景分析;電路時序分析的基礎內容;工具的使用;靜態(tài)時序分析模式選擇;注意事項及需深入研究的內容;LPC接口模塊實驗
五、一致性驗證(Formal)技術介紹(2學時)
??? 介紹一致性驗證技術,使學員了解基于Synopsys Formality 的一致性驗證方法
內容包括:
背景分析;工具的使用介紹
六、設計項目
?
使用的EDA工具
Unix操作系統(tǒng);vi/vim:verilog輸入;SCCS/CVS 版本管理工具
Cadence ncverilog:仿真工具;Simvision/nWave/signalscan 波形工具
synopsys dc:綜合工具;synopsys dft:可測試性設計工具
synopsys pt:靜態(tài)時序分析工具;synopsys formality一致性校驗工具
?
項目實踐:
本課程專題實驗是構造一個8位CPU(8051)的外部Cache控制器,用于實現CPU通過LPC協(xié)議(Intel的一種主板總線協(xié)議)訪問外部LPC FW Hub(Burst訪問)的執(zhí)行程序。本項目包括CPU core接口模塊,控制狀態(tài)寄存器模塊,two-way組相聯的cache控制模塊,SRAM控制模塊,LPC 接口模塊。學員可以從中學習如何從IP,標準接口spec和Cache算法入手,進行項目的Architecture設計,完成模塊劃分,設計spec和RTL代碼,建立仿真計劃和仿真環(huán)境,完成整個項目的功能仿真到綜合、STA,以及一致性驗證,實現一個較完整的SOC設計流程。設計規(guī)模在萬門級。在0.25um工藝庫下,頻率不小于100MHz。
?
?
培訓目標
幫助學員熟悉并掌握典型數字ASIC/SOC芯片前端開發(fā)流程和設計技巧,以及相關設計軟件的使用,課程結束后學員可積累相當于1年左右的實際工作經驗,能夠獨立完成ASIC/SOC中等模塊的前端設計。
?
報名要求:有數字電路設計和硬件描述語言的基礎或自學過相關課程。
 

節(jié)假日、雙休日及晚上可致電值班電話:021-51875830
值班手機:15921673576/13918613812


備案號:滬ICP備08026168號

.(2012年12月17日........,,,...........................................)...............................................................
在線客服