a天堂国产 I 久久图片 I 91精品高清 I 亚洲人人玩人人添人人 I 婷婷伊人五月色噜噜精品一区 I 亚洲第一页夜 I 91日韩精品视频 I 无码人妻在线一区二区三区免费 I www.五月婷婷.com I 国产精品久久久久亚洲影视 I 91久久精品一二三 I 国产ts一区 I 91精品乱码久久蜜桃 I 成人免费观看高清 I 久久久久久国产精品免费无码 I 久久免费少妇高潮99精品 I 国产探花在线免费观看 I 亚洲精品少妇 I 亚洲综合成人亚洲 I 欧美区一区二区 I 手机福利视频 I 亚洲欧美综合另类自拍 I 久久精品视频免费播放 I 亚洲精品久久 I av免费在线免费观看 I 亚洲热综合 I 中文字幕无码专区人妻制服 I 午夜免费一区二区 I 在线亚洲精品国产一区麻豆 I 久久精品免费在线观看 I 全国最大成人网 I 亚洲欧美经典视频 I 手机av在线看 I 偷拍视频一区二区三区 I 吃奶摸下激烈视频学生软件

Rss & SiteMap

曙海教育集團(tuán)論壇 http://www.bjzhda.cn

曙海教育集團(tuán)論壇
共2 條記錄, 每頁顯示 10 條, 頁簽: [1]
[瀏覽完整版]

標(biāo)題:基于FPGA的高性能圖像處理硬件實(shí)現(xiàn)須知

1樓
wangxinxin 發(fā)表于:2010-11-20 9:17:45
盡管當(dāng)今的高性FPGA具有專用硬件來實(shí)現(xiàn)乘累加(MAC)等數(shù)字信號(hào)處理(DSP)算法基本構(gòu)建模塊,但設(shè)計(jì)人員還需要在寄存器傳送級(jí)(RTL)上加速算法的實(shí)現(xiàn)。那么,如何才能從ANSI C++建模算法迅速轉(zhuǎn)換到運(yùn)行在FPGA硬件中的RTL呢?本文告訴你。

Stratix III=
Stratix III FPGA芯片圖。

StratixIV FPGA芯片圖。
StratixIV FPGA芯片圖。

在本文第一部分的討論中,我們知道了在目前的基于FPGA的圖像處理設(shè)計(jì)流程,以C++等高級(jí)語言編寫的算法函數(shù)模型必須采用手動(dòng)方式編碼為RTL。但手動(dòng)建立RTL的方法不但耗時(shí),而且容易出錯(cuò),對(duì)后端布線延時(shí)問題非常敏感。因此我們必須考慮采用能夠從ANSI C++建模算法迅速轉(zhuǎn)換到運(yùn)行在FPGA硬件中的RTL實(shí)現(xiàn)方法。在接下來的第二部分討論中,我們就將討論如何利用Catapult的ASIC功能和Altera加速庫(kù)自動(dòng)順利實(shí)現(xiàn)這一設(shè)計(jì)過程。

為順利實(shí)現(xiàn)這一非常耗時(shí)的過程,Catapult C高級(jí)綜合設(shè)計(jì)過程首先對(duì)算法進(jìn)行描述,然后選擇目標(biāo)技術(shù)。算法描述是純粹的ANSI C++源代碼,只對(duì)功能進(jìn)行說明。并行和接口協(xié)議等硬件要求可通過約束在Catapult中實(shí)現(xiàn),從而也指導(dǎo)了綜合過程。

例如,下面的算法是一個(gè)基本有限沖擊響應(yīng)(FIR)濾波器,使用免費(fèi)的Mentor Graphics Algorithmic C數(shù)據(jù)類型(加鏈接)來定義接口和內(nèi)部位寬度。

C++算法并沒有說明需要多少乘法器以及什么類型的乘法器來實(shí)現(xiàn)硬件。因此,系統(tǒng)規(guī)劃人員不用在實(shí)施細(xì)節(jié)上花費(fèi)太多精力就能夠有效的建立算法。

下一步是確定目標(biāo)技術(shù)和關(guān)鍵規(guī)范。在Catapult中,目標(biāo)技術(shù)可以是ASIC或者FPGA,與源代碼描述無關(guān)。Catapult C綜合使用專用技術(shù)庫(kù)特征參數(shù)來建立最佳運(yùn)算庫(kù),例如加法器和乘法器等。這一特性描述過程收集器件專用資源詳細(xì)的面積和時(shí)序信息,使Catapult能夠建立技術(shù)預(yù)知計(jì)劃,不會(huì)浪費(fèi)HLS探察過程中RTL綜合時(shí)間。其結(jié)果是快速的前端面積/性能估算,得到專用技術(shù)RTL輸出。

指定好目標(biāo)技術(shù)以及時(shí)鐘頻率后,設(shè)計(jì)人員可以使用自動(dòng)高級(jí)綜合技術(shù)自由地進(jìn)行設(shè)計(jì)。由于自動(dòng)過程比手動(dòng)RTL編碼快得多,設(shè)計(jì)人員能夠關(guān)注更多的選項(xiàng),綜合考慮面積和性能,所實(shí)現(xiàn)的硬件完全滿足設(shè)計(jì)目標(biāo)要求。高級(jí)綜合工具對(duì)目標(biāo)技術(shù)非常清楚,根據(jù)時(shí)鐘頻率要求來選擇合適的運(yùn)算,在需要的地方增加系統(tǒng)級(jí)流水線,確保不會(huì)違反時(shí)鐘頻率約束。設(shè)計(jì)人員可以使用開環(huán)和環(huán)流水線等高級(jí)綜合約束,研究從最短串聯(lián)到全并聯(lián)實(shí)現(xiàn)的多種微體系結(jié)構(gòu)(對(duì)比圖1和圖2中的具體實(shí)現(xiàn))。

圖1:串聯(lián)FIR實(shí)現(xiàn)。
圖1:串聯(lián)FIR實(shí)現(xiàn)。

圖2:并聯(lián)FIR實(shí)現(xiàn)。
圖2:并聯(lián)FIR實(shí)現(xiàn)。

在接下來的第三部分討論中,我們將討論如何選擇調(diào)度所需要的運(yùn)算以滿足時(shí)鐘頻率約束,以及如何采用高級(jí)綜合資源約束來減小后端走線延時(shí),敬請(qǐng)留意。

2樓
veekoo 發(fā)表于:2010-12-2 14:55:10
具體是什么?
共2 條記錄, 每頁顯示 10 條, 頁簽: [1]

Copyright © 2000 - 2009 曙海教育集團(tuán)
Powered By 曙海教育集團(tuán) Version 2.2
Processed in .01563 s, 2 queries.